Please use this identifier to cite or link to this item: http://hdl.handle.net/10889/10757
Title: Σχεδίαση τελεστικών ενισχυτών προγραμματιζόμενης κατανάλωσης και ρύθμιση του περιθωρίου φάσης τους
Authors: Αλιμήσης, Βασίλειος
Keywords: Αναλογικά ηλεκτρονικά
Τελεστικοί ενισχυτές
Ηλεκτρονικά
Διαγωγιμότητα
Χαμηλή κατανάλωση
Περιθώριο φάσης
Keywords (translated): Analog electronics
Excitation amplifiers
Low consumption
Abstract: Η παρούσα Διπλωματική Εργασία εστίασε το ενδιαφέρον της στην διερεύνηση αναλογικών ολοκληρωμένων κυκλωμάτων που είναι κατάλληλα για την επεξεργασία σημάτων και ρυθμίστηκε το περιθώριο φάσης τους.Αναλυτικά, μελετήθηκαν και σχεδιάστηκαν τελεστικοί ενισχυτές και ρυθμίστηκαν όλα τα χαρακτηριστικά σχεδίασης τους. Αρχικά, περιγράφηκαν και αναλύθηκαν όλες οι δομικές βαθμίδες ενός τελεστικού ενισχυτή. Επίσης πραγματοποιήθηκε μια λεπτομερή ανάλυση για την σχεδίαση των συγκρεκριμένων ολοκληρωμένων κυκλωμάτων σε περιβάλλον χαμηλής τάσης τροφοδοσίας το οποίο ισοδυναμεί και σε μειωμένη κατανάλωση ισχύος.Επίσης πραγματοποιείται μια λεπτομερή μελέτη της σχεδίασης των τελεστικών ενισχυτών ανάλογα με την τάση κοινού σήματος εισόδου-εξόδου. Επίσης αναλύθηκε και σχεδιάστηκε η τοπολογία προγραμματιζόμενου ρυθμιστή ρεύματος.Καταφέραμε να κατασκευάσουμε ένα εξωτερικό κύκλωμα που ρυθμίζει το ρεύμα πόλωσης του τελεστικού ενισχυτή ανάλογα με την τιμή ενός 3-bit αριθμού.Εκτός από την τοπολογία που χρησιμοποιήσαμε στο τελικό κύκλωμα, αναλύσαμε και την σχεδίαση και άλλων τοπολογιών καθρεπτών ρεύματος για πιο ολοκληρωμένη μελέτη. Για να ρυθμίσουμε το περιθώριο φάσης έπρεπε ανάλογα με την τιμή του ρεύματος να υφίσταται και συγκεκριμένη τιμή της αντίστασης αντιστάθμισης αφού εκείνη εξαρτάται άμεση από το συντελεστή διαγωγιμότητας του τρανζίστορ εξόδου ο οποίος άλλαζε με την αλλαγή του ρεύματος πόλωσης.Γι αυτό το λόγο σχεδιάσαμε ένα προγραμματιζόμενο ρυθμιστή αντίστασης αντιστάθμισης. Τέλος ακολουθεί η ανάλυση και η σύγκριση των αποτελεσμάτων που προκύπτουν μέσα από το πρόγραμμα εξομοίωσης Cadence IC για όλο το σύστημα προγραμματιζόμενης λογικής και παρουσιάζονται συμπεράσματα και προτάσεις για μελλοντική έρευνα.
Abstract (translated): This Diploma Thesis has focused on the investigation of analog integrated circuits that are suitable for signal processing and their phase margin has been adjusted. Excitation amplifiers have been studied and designed and all their design features have been adjusted. Initially, all structural steps of a power amplifier were described and analyzed. A detailed analysis was also carried out to design the comparator integrated circuits in a low voltage supply environment, which equates to reduced power consumption. Also, a detailed study of the design of the power amplifiers analogously with the common input-output signal voltage. We also analyzed and designed the topology of a programmable power regulator. We wanted to construct an external circuit that regulates the polarization current of the power amplifier according to the value of a 3-bit number. Besides the topology we used in the final circuit, we also analyzed the design of other mirror topologies for a more complete study. In order to adjust the phase margin, a certain value of the compensation resistor had to be set according to the current value since it depends directly on the output transistor's transmissivity which changed with the change of polarization current. That is why we designed a programmable regulator resistance compensation. Finally, we analyze and compare the results obtained through the Cadence IC emulation program for the entire system of programmable logic and present conclusions and proposals for future research.
Appears in Collections:Τμήμα Φυσικής (ΔΕ)

Files in This Item:
File Description SizeFormat 
Πτυχιακή-Βασίλειος_Αλιμήσης_5717.pdf4.68 MBAdobe PDFView/Open


This item is licensed under a Creative Commons License Creative Commons